为便于供应商了解采购信息,根据《物资服务集中采购需求管理暂行办法》等有关规定,现将硬件仿真器的采购意向公开如下:
序号 | 采购项目名称 | 需求概况 | 初步技术参数 | 预算金额(*元) | 预计采购时间 | 备注 |
---|---|---|---|---|---|---|
1 | 硬件仿真器 | 采购内容:国产硬件仿真器1套. 采购数量:1套 主要功能或目标:支持芯片正确性验证的硬件仿真加速。 需满足的要求:国产品牌,采用的FPGA芯片单片容量不小于8900000个逻辑单元,单系统FPGA芯片数量不小于150片。 交货周期4个月。 永久使用授权,维保时间不小于1年。 提供一次免费移机。 能提供单个系统规模不小于50片FPGA(FPGA单片容量不小于8900000个逻辑单元)的硬件仿真器的成功应用案例和售出合同证明(合同签订日期应在本公示发布之前)。 | 1.规模:如果是Xilinx的FPGA芯片,要求单个FPGA芯片的Logic Cell数量不小于8900000个,单系统所有FPGA芯片Logic Cell总数量不小于1335000000(即8900000*150)个;如果是Altera的FPGA芯片,要求单个FPGA芯片的Logic Element数量不小于10200000个,单系统所有FPGA芯片Logic Element总数量不小于1530000000(即10200000*150)个; 2.编译服务器不少于6台:核心数量不低于128个、频率不低于2G,内存不小于2T; 3.运行服务器,由厂商根据硬件仿真器运行需求确定配置和数量,其数量应能支持4个用户并行使用; 4.支持TBA和ICE(In-Circuit Emulation)仿真模式; 5.支持PCIE(包括3.0、4.0、5.0,EP和RC模式)的 验证;支持这些接口的真实外设;支持8个PCIE(3.0/4.0/5.0)接口的同时验证; 6.支持以太网的验证(支持1000M/10G/100G以太网),支持这些接口的真实外设;支持4个以太网接口(速率支持1000M/10G/100G)的同时验证; 7.支持JTAG接口、串口、I2C、SPI等低速接口的验证。支持这些接口的真实外设;支持8个JTAG接口的同时验证; 8.支持DDR4/5、LPDDR4/5、HBM2E/3控制器在硬仿上的验证,且可以仿真真实设计的访存性能;分别支持8路DDR4/5、LPDDR4/5、HBM2E/3控制器的同时验证; 9.支持RTL代码的自动综合、编译; 10.支持存储器后门读写功能,支持以文件形式加载到memory中,支持memory内容读到文件中; 11.支持波形下载和查看功能,支持设计中的所有信号下载,支持运行过程中指定信号下载; 12.支持断点触发、停时钟、恢复运行功能,支持复杂触发条件的设置; 13.支持运行时的用户交互; 14.支持多用户使用,同时使用用户数不少于4; 15.支持运行时对设计信号进行force,release功能; 16.支持设计允许的不同时钟不小于20种,各时钟频率可独立配置; 17.对于规模不小于6000万逻辑单元(DC工具综合出的数值)的用户指定设计,设计中最快时钟仿真速度不小于1MHz。 | 5,***.** | ****年**月 | 无 |
注:1.本次意向公开的采购意向仅作为供应商了解初步采购安排的参考,采购项目具体情况以最终发布的采购公告和采购文件为准;
2.供应商可以通过采购平台反馈参与意向和意见建议。
联系人:***
联系方式:****-********
联系客服
APP
公众号
返回顶部